Programmable logic devices e-course

Build an effective FPGA design using synchronous design techniques, instantiate appropriate device resources, use proper HDL coding techniques, make good pin assignments, set basic timing constraints, and use the Quartus II to build, synthesize, implement, and download a design.

Bibliographic Details
Main Author: Shulgina, Yu. V. specialist in the field of electronics engineer Tomsk Polytechnic University 1987-
Format: Book
Language:English
Published: Томск TPU Moodle 2016
Subjects:
Online Access:https://design.lms.tpu.ru/course/view.php?id=1445
Description
Summary:Build an effective FPGA design using synchronous design techniques, instantiate appropriate device resources, use proper HDL coding techniques, make good pin assignments, set basic timing constraints, and use the Quartus II to build, synthesize, implement, and download a design.
В курсе рассматривается разработка и построение высокотехнологичных устройств с использованием архитектуры FPGA. Применение параллельных структур программируемой логики, использование правильного построения HDL описания схемы, оптимального назначения выходов и входов, применение временных ограничений, накладываемых на устройство позволяют разработать, синтезировать, и внедрить разработанную схему в устройство.
Item Description:Title screen